Warning: Creating default object from empty value in /home/chiporta/public_html/plugins/system/advancedmodules/modulehelper.php on line 320
תכנון ה-ASIC של Fujitsu עבור מעבד Baseband יוצא לייצור המוני עם הMIPI M-PHY- של Synopsys בתהליך 28 ננו-מטר
פורטל תעשיית השבבים בישראל מבית מגזין

פורטל תעשיית השבבים בישראל מבית מגזין

צ'יפורטל - פורטל של תעשית השבבים בישראל

מאמרים פופולריים


Warning: Creating default object from empty value in /home/chiporta/public_html/modules/mod_mostread/helper.php on line 79

Warning: Creating default object from empty value in /home/chiporta/public_html/modules/mod_mostread/helper.php on line 79

Warning: Creating default object from empty value in /home/chiporta/public_html/modules/mod_mostread/helper.php on line 79

Warning: Creating default object from empty value in /home/chiporta/public_html/modules/mod_mostread/helper.php on line 79

חם בפורומים


Warning: Creating default object from empty value in /home/chiporta/public_html/modules/mod_kunenalatest/helper.php on line 220

Warning: Creating default object from empty value in /home/chiporta/public_html/modules/mod_kunenalatest/helper.php on line 220

Warning: Creating default object from empty value in /home/chiporta/public_html/modules/mod_kunenalatest/helper.php on line 220

Warning: Creating default object from empty value in /home/chiporta/public_html/modules/mod_kunenalatest/helper.php on line 220

Warning: Creating default object from empty value in /home/chiporta/public_html/modules/mod_kunenalatest/helper.php on line 220
עוד...
חדשות מתעשיית השבבים בישראל


Synopsys_MIPI_MPHY_solution-_5_2013
פלט של מערכת DesignWare IP של סינופסיס
סינופסיס, ספקית בתוכנה, IP ושירותים המשמשים להאצת החדשנות בשבבים ובמערכות אלקטרוניות, הכריזה שפוג'יטסו סמיקונדקטור משיקה כעת בהצלחה מעבד Baseband 2G/3G/4G המשתמש ב-DesignWare DigRFv4 M-PHY ו-DigRF 3G PHY IP של סינופסיס. פוג'יטסו סמיקונדקטור בחרה ב-IP המוכח בסיליקון של סינופסיס בכדי לצמצם את סיכוני לוחות הזמנים בפרויקט וכדי לסייע להבטיח את התאימות ארוכת הטווח בין תכנון ה-ASIC של המערכת על גבי שבב של הלקוח לבין מוצרי ה-RFIC של פוג'יטסו סמיקונדקטור. שילוב ה-DesignWare IP אפשר לפוג'יטסו סמיקונדקטור לספק פתרון יעיל, משתלם ובעל צריכת הספק נמוכה.

"המכשירים הניידים של הדור הבא של הלקוח שלנו דרשו קישוריות ברוחב פס גדול ובצריכת הספק נמוכה, כך שהיינו זקוקים לפתרון IP אמין בטכנולוגיית התהליך הדרושה, פתרון שהיה תואם למפרטים של תקן MIPI", אמר דייסוקה ימזאקי, מנהל מחלקת הפיתוח בחטיבת הפתרונות האלחוטיים בפוג'יטסו סמיקונקטור. "השילוב של ה- DesignWare DigRFv4 M-PHY וה-DigRF 3G PHY IP של סינופסיס עזר להבטיח את הצלחת ה-tapeout silicon וה-ramp production של מערכות על גבי שבב המכוונות למהירויות של 2G/3G/4G, עם קצבי נתונים גבוהים וצריכה נמוכה של הספק".

הלקוח שהשתמש בשירותי תכנון ה-ASIC של פוג'יטסו סמיקונדקטור נדרש להשיק במהירות את הפלטפורמה הניידת שלו עם מוצר  Baseband 2G/3G/4Gבטכנולוגיית תהליך 28 ננו-מטר, בעל צריכת הספק נמוכה. המוצר תומך במכשירים ניידים ברשתות LTE, UMTS ו-EDGE, עם תמיכה מלאה לכל תחומי התדרים הגלובליים FDD ו-TDD. הן טכנולוגיית התהליך המיועדת והן מפרטי MIPI גובשו באופן סופי במקביל עם השילוב של ה-M-PHY לתוך ה-ASIC. בשל כך, סינופסיס ופוג'יטסו סמיקונדקטור עבדו במשותף באופן הדוק כדי לשמור על תקשורת ברורה ועקבית לאורך מחזור הפיתוח של המוצר, בכדי להבטיח tapeout מוצלח. צוותי ההנדסה היו מסוגלים לזהות הבדלים בין מפרטי התקנים DigRFv4 וה-DigRF 3G ולהתמודד איתם, וכך שמרו על לוחות הזמנים של הפרויקט.

"סינופסיס מבינה את החשיבות שיש לאספקה של IP באיכות גבוהה לחברות כמו פוג'יטסו סמיקונדקטור. IP כזה יכול לעזור לחברות לצמצם את סיכוני האינטגרציה ולמקד משאבים פנימיים בחלקים הקריטיים של התכנון שלהם", אמר ג'ון קוטר, סגן נשיא לשיווק קניין אינטלקטואלי ומערכות בסינופסיס. "פוג'יטסו סמיקונדקטור ביצעה שילוב מוצלח של ה-DesignWare M-PHY. הדבר מדגים את המחויבות שלנו לאספקה של IP מוכח-בסיליקון כך שהלקוחות שלנו יוכלו לספק מוצרים חדשניים לשוק במהירות גבוהה יותר".

תכנון ה-ASIC של Fujitsu עבור מעבד Baseband יוצא לייצור המוני עם הMIPI M-PHY- של Synopsys בתהליך 28 ננו-מטר

ה-DesignWare MIPI IP מאפשר את ההצלחה בייצור ובשוק של מעבד ה-Baseband עתיר הביצועים ובעל צריכת ההספק הנמוכה



סינופסיס, ספקית בתוכנה, IP ושירותים המשמשים להאצת החדשנות בשבבים ובמערכות אלקטרוניות, הכריזה שפוג'יטסו סמיקונדקטור משיקה כעת בהצלחה מעבד Baseband 2G/3G/4G המשתמש ב-DesignWare DigRFv4 M-PHY ו-DigRF 3G PHY IP של סינופסיס. פוג'יטסו סמיקונדקטור בחרה ב-IP המוכח בסיליקון של סינופסיס בכדי לצמצם את סיכוני לוחות הזמנים בפרויקט וכדי לסייע להבטיח את התאימות ארוכת הטווח בין תכנון ה-ASIC של המערכת על גבי שבב של הלקוח לבין מוצרי ה-RFIC של פוג'יטסו סמיקונדקטור. שילוב ה-DesignWare IP אפשר לפוג'יטסו סמיקונדקטור לספק פתרון יעיל, משתלם ובעל צריכת הספק נמוכה.

"המכשירים הניידים של הדור הבא של הלקוח שלנו דרשו קישוריות ברוחב פס גדול ובצריכת הספק נמוכה, כך שהיינו זקוקים לפתרון IP אמין בטכנולוגיית התהליך הדרושה, פתרון שהיה תואם למפרטים של תקן MIPI", אמר דייסוקה ימזאקי, מנהל מחלקת הפיתוח בחטיבת הפתרונות האלחוטיים בפוג'יטסו סמיקונקטור. "השילוב של ה- DesignWare DigRFv4 M-PHY וה-DigRF 3G PHY IP של סינופסיס עזר להבטיח את הצלחת ה-tapeout silicon וה-ramp production של מערכות על גבי שבב המכוונות למהירויות של 2G/3G/4G, עם קצבי נתונים גבוהים וצריכה נמוכה של הספק".

הלקוח שהשתמש בשירותי תכנון ה-ASIC של פוג'יטסו סמיקונדקטור נדרש להשיק במהירות את הפלטפורמה הניידת שלו עם מוצר  Baseband 2G/3G/4Gבטכנולוגיית תהליך 28 ננו-מטר, בעל צריכת הספק נמוכה. המוצר תומך במכשירים ניידים ברשתות LTE, UMTS ו-EDGE, עם תמיכה מלאה לכל תחומי התדרים הגלובליים FDD ו-TDD. הן טכנולוגיית התהליך המיועדת והן מפרטי MIPI גובשו באופן סופי במקביל עם השילוב של ה-M-PHY לתוך ה-ASIC. בשל כך, סינופסיס ופוג'יטסו סמיקונדקטור עבדו במשותף באופן הדוק כדי לשמור על תקשורת ברורה ועקבית לאורך מחזור הפיתוח של המוצר, בכדי להבטיח tapeout מוצלח. צוותי ההנדסה היו מסוגלים לזהות הבדלים בין מפרטי התקנים DigRFv4 וה-DigRF 3G ולהתמודד איתם, וכך שמרו על לוחות הזמנים של הפרויקט.

"סינופסיס מבינה את החשיבות שיש לאספקה של IP באיכות גבוהה לחברות כמו פוג'יטסו סמיקונדקטור. IP כזה יכול לעזור לחברות לצמצם את סיכוני האינטגרציה ולמקד משאבים פנימיים בחלקים הקריטיים של התכנון שלהם", אמר ג'ון קוטר, סגן נשיא לשיווק קניין אינטלקטואלי ומערכות בסינופסיס. "פוג'יטסו סמיקונדקטור ביצעה שילוב מוצלח של ה-DesignWare M-PHY. הדבר מדגים את המחויבות שלנו לאספקה של IP מוכח-בסיליקון כך שהלקוחות שלנו יוכלו לספק מוצרים חדשניים לשוק במהירות גבוהה יותר".

זמינות
ה-DesignWare M-PHY התומך בפרוטוקולים רבים, כמו DigRFv4 ו-DigRF 3G PHY, זמין כעת עבור טכנולוגיות תהליך רבות.
תגובות (0)Add Comment
כתוב תגובה
 
 
יותר קטן | יותר גדול
 

security image
העתק תווים מוצגים


busy

שדרת הלוגואים

  • 1-Synopsys_Logo_HQ
  • 2-Umclogo
  • 3-EMC
  • 1
  • 5-Gary
  • 6-SIA
  • 7-muadon-shovevim
  • 8-Logo_Chipex
  • 9-Chiportal_logo_HR
  • 10-TAPEOUT_Logo
 
www.Deezee.co.il בניית אתרים בעצם גלישתכם באתר הכנם מסכימים לתנאי השימוש בו - לחצו כאן לקריאת תנאי השימוש - כל הזכויות שמורות Chiportal (c) 2010


CHIPORTAL RSS FEEDS
מאמרים ומחקרים
מוצרים חדשים והודעות לעיתונות